Synopsys 推出硬件辅助验证新组合,应对芯片设计复杂性
02/25/2025, 02:00 PM UTC
Synopsys 扩展硬件辅助验证组合以应对不断增长的芯片复杂性Synopsys Expands Hardware-Assisted Verification Portfolio to Address Growing Chip Complexity
➀ Synopsys 扩展了其硬件辅助验证(HAV)组合,以应对芯片设计的日益复杂性。
➁ 新解决方案旨在加速半导体设计和系统验证。
➂ 关键产品包括下一代硬件引擎 ZeBu-200 和 HAPS-200,提供显著的性能提升。
➀ Synopsys has expanded its Hardware-Assisted Verification (HAV) portfolio to address the growing complexity of chip design.
➁ The new solutions aim to accelerate semiconductor design and system validation.
➂ Key products include the next-generation hardware engines ZeBu-200 and HAPS-200, offering significant performance improvements.
Synopsys 最近宣布对其硬件辅助验证(HAV)组合进行了重大扩展,以应对不断增长的芯片设计复杂性。
随着半导体技术的快速发展,芯片的复杂性不断增加,这给设计和验证带来了巨大的挑战。Synopsys 的这一举措旨在通过引入新的解决方案来加速芯片开发和系统验证。
新推出的关键产品包括下一代硬件引擎 ZeBu-200 和 HAPS-200,它们在验证速度和效率方面提供了显著的性能提升。例如,HAPS-200 系统的性能是前代产品的两倍,调试带宽提高了四倍,而 ZeBu-200 系统的性能提高了两倍,调试带宽提高了八倍。
此外,Synopsys 还推出了 EP-Ready 概念,允许用户在仿真和原型设计之间灵活配置验证环境,从而优化资源使用。这种扩展的配置能力对于满足不同验证工作流程的需求至关重要。
通过结合虚拟模型和硬件辅助验证系统,Synopsys 的 HAV 组合还支持汽车和系统软件的虚拟化,这对于需要实时系统验证和高性能执行的汽车软件尤其重要。
总之,Synopsys 的这一举措标志着其在高性能验证领域的领导地位,为半导体设计师提供了可扩展、可配置且软件支持的解决方案,以推动下一代芯片创新。
---
本文由大语言模型(LLM)生成,旨在为读者提供半导体新闻内容的知识扩展(Beta)。