Logo

SemiVoice

  • LLHD:硬件设计中间表示创新如何推动EDA工具发展?

    semiwiki

    05/28/2025, 01:00 PM UTC

    ➀ 苏黎世联邦理工学院提出的LLHD是一种多层级硬件描述中间表示(IR),旨在优化EDA设计流程,提升仿真与综合效率;

    ➁ 楷登电子(Cadence)高管Paul Cunningham肯定LLHD的学术研究价值,但指出其商用化需长期投入;

    ➂ Raúl Camposano认为LLHD借鉴了开源编译器(如LLVM)的优势,但在硬件设计工具生态中实现广泛影响力仍面临挑战。

    本文聚焦苏黎世联邦理工学院(ETH Zurich)提出的LLHD(一种多层级硬件描述中间表示),探讨其如何通过优化IR提升EDA工具链效率。LLHD借鉴软件编译器生态中LLVM的设计理念,支持从SystemVerilog/VHDL到结构网表的统一编译框架,并包含JIT加速的仿真器LLHD-Blaze。

    楷登电子(Cadence)验证部门负责人Paul Cunningham指出,LLHD在并发语义描述和RTL级优化方面展现了创新性,尤其适用于学术研究。然而,商用工具若转向LLHD需重构现有私有IR,成本高昂。他建议通过吸收LLHD研究成果而非直接替换现有架构进行商业化。

    行业专家Raúl Camposano分析称,LLHD的开放IR框架可能打破EDA工具链的封闭性,但其目前在大型设计(如仅测试3479行RISC-V核)的仿真性能尚不稳定(最快提升2.4倍,最大设计反降5.2倍)。尽管开放生态对软件编译器成功至关重要,但硬件设计工具领域开发者数量有限,LLHD能否引发变革仍需观察。

    本文亦关联近期EDA领域趋势,如使用ML优化编译参数、高速PCB设计流程创新等,凸显硬件工具链与软件技术的深度交叉。

    ---

    本文由大语言模型(LLM)生成,旨在为读者提供半导体新闻内容的知识扩展(Beta)。

SemiVoice 是您的半导体新闻聚合器,探索海内外各大网站半导体精选新闻,并实时更新。在这里方便随时了解最新趋势、市场洞察和专家分析。
📧 [email protected]
© 2025