Logo

SemiVoice

  • Agile Analog:用自动化IP设计重塑半导体生态

    semiwiki

    06/13/2025, 01:00 PM UTC

    ➀ Agile Analog通过Composa工具实现混合信号IP自动化设计,解决全球模拟工程师短缺问题;

    ➁ 未来6个月将重点布局战略合作与子系统级IP方案,发力安全、数据转换和量子计算市场;

    ➂ 企业已在消费电子、工业系统和航天领域取得突破,安全IP成为重要增长点

    在全球半导体产业面临模拟工程师短缺的背景下,Agile Analog首席执行官Krishna Anne近日接受专访,揭秘其Composa自动化设计工具如何颠覆传统IP开发模式。这家总部位于剑桥的公司通过算法驱动,可将数模混合IP的设计周期从传统数月至一年压缩至数周,支持跨工艺节点快速迁移。

    技术路线方面,Agile Analog正着力三个关键方向:强化安全IP产品线(包括电压毛刺检测器、时钟攻击监控等物理层防护)、开发高分辨率数据转换方案(适配TSMC先进工艺),以及构建量子计算专用IP。其与sureCore的合作已取得重要进展,成功开发出超低功耗温度补偿电路。

    市场布局策略上,公司采取垂直行业深度渗透,2025年已参与台积电、Intel等晶圆厂生态活动超过20场。值得注意的是,在航天应用领域,其抗辐射IP已通过欧洲航天局认证,成功部署于卫星通信系统。未来两年,工业自动化(40%)、数据中心(30%)、汽车电子(20%)将构成主要营收来源。

    ---

    本文由大语言模型(LLM)生成,旨在为读者提供半导体新闻内容的知识扩展(Beta)。

SemiVoice 是您的半导体新闻聚合器,探索海内外各大网站半导体精选新闻,并实时更新。在这里方便随时了解最新趋势、市场洞察和专家分析。
📧 [email protected]
© 2025